透過您的圖書館登入
IP:216.73.216.225
  • 學位論文

應用於藍芽低耗能單路低中頻接收機之低功耗射頻前端電路

Low Power RF Front-End Circuits for a Single-Path Low-IF BT-LE Receiver

指導教授 : 黃柏鈞
若您是本文的作者,可授權文章由華藝線上圖書館中協助推廣。

摘要


本論文之研究方向著重於應用在藍芽低耗能規格之低功耗射頻前端電路設計,包含被動低雜訊放大器、被動混頻器及頻率合成器。根據藍芽低耗能之規格書,本論文提出一單路低中頻接收機架構以期降低接收機之功率消耗,並且將中頻頻率選在較低之五十萬赫茲以符合藍芽低耗能之特殊通道規格。 在低雜訊放大器及混頻器電路方面,本論文使用了被動設計技巧以降低功率消耗。本論文針對被動阻抗轉換器之性能進行詳細的研究,並將之用於低雜訊放大器,且透過晶片下線實作來驗證提出的概念及可行性。本論文更進一步實作了一低功耗頻率合成器。以降低成本為考量,系統所需之迴路濾波器一起整合於晶片內。頻率合成器之系統及電路設計流程著重於低功率消耗及系統穩定性。此頻率合成器以零點一八互補式金氧半導體製程實現,於一點二伏特之低電壓提供下僅消耗了二點一毫瓦特。

關鍵字

藍芽低耗能 接收機

參考文獻


[4] J. Crols and M. Steyaert, “Low-IF topologies for high-performance analog front ends of
[5] T. H. Lee, The design of CMOS radio-frequency integrated circuits. Cambridge Univer-
[6] S. Joo, T. Choi, and B. Jung, “A 2.4-GHz resistive feedback LNA in 0.13μm CMOS,”
IEEE J. Solid-State Circuits, vol. 44, no. 11, pp. 3019–3029, Nov. 2009.
grated 7.3 kV HBM ESD-protected transformer-based 4.5–6 GHz CMOS LNA,” IEEE J.

延伸閱讀