透過您的圖書館登入
IP:3.144.18.4
  • 學位論文

使用接地防護線降低串音雜訊

Crosstalk Noise Reduction Using Guard Trace

指導教授 : 吳瑞北

摘要


在高速數位電路中,微帶線間的串音(crosstalk)現象為影響信號完整度主要因素之一。為了降低耦合線間的串音,可在相互干擾的耦合微帶線間插入一列以接地連通柱(via)形成之導線結構來提供信號保護能力以防備非預期串音干擾,此結構稱之為防護線(guard trace)。 然而,防護線上的接地連通柱若無適當的設計,反而會讓防護線形成另一條干擾線,使得串音問題在受擾線(victim trace)端更加嚴重。因此本文將針對加入接地防護線後,於時域上產生之串音雜訊進行估算及成因分析。並利用實驗與模擬驗證來有效設計接地防護線以降低耦合線間的串音問題。 最後將防護線特性應用於電路延遲線(delay line)設計,用以改善時域反射與穿透(time-domain reflection and transmission, TDR/TDT)信號完整度及延遲時間偏差(time skew)等問題,以提供日後進行相關電路佈線,解決串音問題之設計方式。

關鍵字

串音 防護線 延遲線

並列摘要


無資料

並列關鍵字

crosstalk guard trace delay line

參考文獻


[1] I. Novak, B. Eged, and L. Hatvani, “Measurement by vector-network analyzer and simulation of crosstalk reduction on printed circuit boards with additional center traces,” in Proc. IEEE Instrument. Measurement Technol., Irvine, CA, pp. 269–274, May 1993
[2] H. W. Johnson, High-speed digital design: a handbook of black magic, Englewood Cliffs, N.J. Prentice Hall,1993, ch5 pp.201
[3] E. Bogatin, Signal Integrity – Simplified, Prentice Hall,2003, ch10, p. 452
[4] L. Zhi, W. Qiang, and S. Changsheng, “Application of guard traces with vias in the rf pcb layout,” in Proc. IEEE Int. Symp. Electromagnetic Compat., pp. 771–774, May 2002.
[5] A. Suntives, A. Khajooeizadeh, and R. Abhari, “Using via fences for crosstalk reduction in PCB circuits,” in Proc. IEEE Int. Symp. Electromagnetic Compat., pp. 34–37, Aug. 2006.

被引用紀錄


王晨光(2011)。使用矩形共振器架構於耦合線間改善遠端串音干擾與信號時序抖動〔碩士論文,國立臺北科技大學〕。華藝線上圖書館。https://doi.org/10.6841/NTUT.2011.00074
Chen, Y. T. (2011). 串音雜訊和轉角不連續之改善 [master's thesis, National Taiwan University]. Airiti Library. https://doi.org/10.6342/NTU.2011.10598
鄭詠守(2008)。接地防護線之電氣特性與降低串音雜訊設計〔碩士論文,國立臺灣大學〕。華藝線上圖書館。https://doi.org/10.6342/NTU.2008.02597

延伸閱讀