透過您的圖書館登入
IP:18.221.239.148
  • 學位論文

利用BiCMOS製程與負微分電阻電路設計邏輯電路和除頻器

Design of Logic Circuit and Frequency Divider Using Negative differential Resistance Circuit by BiCMOS Process

指導教授 : 甘廣宙
若您是本文的作者,可授權文章由華藝線上圖書館中協助推廣。

摘要


此篇論文是以N型MOS-HBT-NDR電路來設計新型邏輯閘電路,利用單穩態-雙穩態傳輸邏輯閘(monostable-bistable transition logic element,MOBILE)電路的操作原理來實現,並以 NMOS元件來控制輸入級電路中NDR電路的開關動作,進而調變整體電路的I-V特性曲線。所提出的電路架構和傳統邏輯閘電路做比較,可以減少電路複雜度與元件數等優點,並可配合Si-based的CMOS製程與SiGe-based的BiCMOS製程,將所設計的電路,以積體電路的方式來實現。而我們由NDR的I-V curve曲線可以觀察到,NDR元件具有非常特別的非線性現象,而通常一個非線性元件所組成的電路通常會有混沌現象,因此我們提出六種不同架構的新型除頻器,並且探討其中的混沌現象,而利用混沌現象中的週期倍增所實現除頻效果。

並列摘要


This paper is based on N-type MOS-HBT-NDR circuit to design a new type of logic gate circuits, The use of a monostable-bistable transition logic element (MOBILE) logic gates to realize the principle of operation, ,and NMOS devices to control the input stage circuit NDR circuit switching action, And the overall modulation circuits I-V characteristic curve. And with Si-based system of CMOS and SiGe-based way of the BiCMOS process, the circuit will be designed, to the way integrated circuits to achieve. And we by the NDR curve of the IV curve can be observed, NDR device has a very special non-linear phenomenon, Usually composed of a non-linear circuit components are usually chaotic phenomenon, so we raise our six different structure in addition to the new frequency, and to explore the phenomenon of chaos, and the use of the cycle of chaotic phenomena in addition to the frequency multiplier effect achieved .

參考文獻


[17] 王丞軒,“新型除頻器的設計-使用BiCMOS製程”,碩士論文,崑山科技大學,2008。
[15] 林奕志,“將MOS-BJT-NDR元件設計多値記憶與多工器”,碩士論文,崑山科技大學,2007。
[16] 洪士勛,“新型的NDR元件之設計與應用”,碩士論文,崑山科技大學,2007。
[12] 塗俊達,“以SiGe製程實現新型負微分電阻元件與應用積體電路之設計”,碩士論文,崑山科技大學,2006。
[13] 溫峻明,“MOS-BJT-NDR元件之設計與應用”,碩士論文,崑山科技大學,2006。

被引用紀錄


陳彥汶(2010)。可任意控制輸出之多值邏輯電路設計〔碩士論文,崑山科技大學〕。華藝線上圖書館。https://doi.org/10.6828/KSU.2010.00090
陳冠宇(2010)。以混沌理論為基礎之類比除頻器設計〔碩士論文,崑山科技大學〕。華藝線上圖書館。https://doi.org/10.6828/KSU.2010.00038

延伸閱讀