透過您的圖書館登入
IP:18.224.96.239
  • 期刊

System-level Optimization of NoC-based Timing Sensitive Systems

Kiipvõrkudel põhinevate keerukate kiipsüsteemide optimeerimine süsteemitasemel

摘要


Kommunikatsiooni modelleerimisel ja sünteesil on oluline roll keerukate, kiipvõrkudel põhinevate kiipsüsteemide disainil. Ilma detailse arusaamiseta kiipidevahelisest kommunikatsioonist on aga raske anda hinnangut süsteemi ajalisele käitumisele ja garanteerida selle vastavust nõuetele. Artiklis on esitatud kommunikatsiooni modelleerimise ja sünteesi meetod, mis võimaldab leida andmeülekandeks kuluva aja, võttes seejuures arvesse võimalikke võrgukonflikte. On kirjeldatud selle kommunikatsiooni modelleerimise meetodi kombineerimist erinevate globaalsete optimeerimisalgoritmidega eesmärgiga leida efektiivsem ülesannete planeering ja jaotus kiipsüsteemi protsessoritel.

關鍵字

無資料

並列摘要


Communication modelling and synthesis plays an important role in the design of complex network-on-chip based timing-sensitive systems-on-chip. Trying to guarantee the observance of timing constraints without detailed know-how of communication transactions might lead to unexpected results. In our previous work we have proposed a system level approach for communication modelling and synthesis to calculate hard communication deadlines based on communication delay models and on guidance of the scheduling process to take into account possible network conflicts. In this paper we combine our communication scheduling approach with global optimization techniques to perform design space exploration and/or improvement of the synthesized schedule.

延伸閱讀