透過您的圖書館登入
IP:3.145.119.199
  • 學位論文

應用能帶工程電荷捕捉層及無接面以改善複晶矽奈米線快閃記憶體元件之操作特性

Improved Operation Characteristics in Poly-Si Nanowire Flash Memory Devices with Junctionless and Bandgap-Engineered Trapping Layer

指導教授 : 張廖貴術
若您是本文的作者,可授權文章由華藝線上圖書館中協助推廣。

摘要


近年來,智慧型手機、平板電腦、輕薄型筆記型電腦等3C產品日漸普及,進而影響了整個記憶體產業的市場,造成擁有低功率消耗、元件密度高、可攜式條件等特性的快閃記憶體的需求量大幅上升。然而,在元件日漸微縮的趨勢下,平面式元件微縮空間有限,造成元件密度難增且製程難度跟著大幅的提升,因此如何不損電性又要提高元件密度為目前最重要的課題之一。有些解決方法已漸漸被提出,如高介電常數材料的應用、奈米線通道的結構、無接面快閃記憶體元件的應用等等。本篇論文以無接面奈米線通道式快閃記憶體元件為主軸,輔以高介電常數材料作能帶工程的應用,加以研究並探討電性的表現。 第一個實驗首次將高介電常數和無接面作結合應用在快閃記憶體元件上。本實驗中,以二氧化鉿和具氧化鉿鋁/二氧化鉿堆疊的結構作為電荷捕捉層,製作在無接面奈米線通道式的快閃記憶體元件上,並與電荷反轉式奈米線通道式快閃記憶體元件做比較。無接面元件在寫入速度和可靠度特性的表現上都具有較佳的表現,唯抹除速度較電荷反轉式元件緩慢,而具氧化鉿鋁/二氧化鉿堆疊的結構也能有效提升元件的電荷保持力特性。 第二個實驗中以二氧化鉿/氮化矽堆疊的結構作為電荷捕捉層,製作在無接面奈米線通道式的快閃記憶體元件上,並與電荷反轉式奈米線通道式快閃記憶體元件做比較。無接面元件仍維持了較佳的寫入速度和可靠度特性,且在抹除速度方面也能有所提升,和電荷反轉式元件已可相互比擬。 第三個實驗研襲第二章使用的電荷捕捉層,並與普遍較為常見的氮化矽作電荷捕捉層,同樣的製作在無接面奈米線通道式的快閃記憶體元件上,並與電荷反轉式奈米線通道式快閃記憶體元件做比較。可以發現除了無接面元件仍維持較佳的電性表現外,堆疊式的電荷捕捉層也能對各種電性表現有改善的效果。

參考文獻


[1] K. San, C. Kaya, and T. Ma, “Effects of erase source bias on flash EPROM device reliability,” Electron Devices, IEEE Transactions on, vol. 42, no. 1, pp. 150 –159, Jan 1995.
[2] M. White, D. Adams, and J. Bu, “On the go with SONOS,” IEEE Circuits and Devices Magazine,, vol. 16, no. 4, Jul 2000, pp. 22 –31.
[3] M. White, Y. Yang, A. Purwar, and M. French, “A low voltage SONOS nonvolatile semiconductor memory technology,” in Nonvolatile Memory Technology Conference, 1996., Sixth Biennial IEEE International, Jun 1996, pp. 52 –57.
[4] J. Bu and M. White, “Retention reliability enhanced SONOS NVSM with scaled programming voltage,” in Aerospace Conference Proceedings, 2002. IEEE, vol. 5, 2002, pp. 5–2383 – 5–2390 vol.5.
[5] K. Kahng and S. Sze, “A floating gate and its application to memory devices,” Electron Devices, IEEE Transactions on, vol. 14, no. 9, p. 629, Sep 1967.

延伸閱讀