透過您的圖書館登入
IP:3.129.19.251
  • 學位論文

金屬閘極與高介電係數阻擋層對電荷陷阱式快閃記憶體元件的影響

Effects of Metal Gate and High-k Blocking Layer on Charge-Trapping Flash Memory Devices

指導教授 : 張廖貴術
若您是本文的作者,可授權文章由華藝線上圖書館中協助推廣。

摘要


就SONOS結構來說,其與浮動閘極結構元件最大的不同在於浮動閘極結構元件的穿遂氧化層厚度大約是80 左右,而SONOS元件的穿遂氧化層厚度則大約是30,就這樣的厚度而言,對於元件在可靠度方面的品質來說就會是一個問題,亦即,要如何在不改變穿遂氧化層厚度的前提之下,仍然能夠讓元件具有十年以上的電荷留存能力?並且在不犧牲資料留存能力的要求下在電性方面能有所提升,這些都是目前急需克服的問題。 在本論文中的研究主要分為三大方向: (1)主要是以高介電係數材料作為元件的阻擋氧化層,而元件的底材是以N型底材為主,利用高介電係數材料的主要原因為其具有較佳的耦合率,可以有效的將阻擋氧化層上的電場耦合至穿遂氧化層,經由這樣的結構探討元件在電性及可靠度方面的改變。 (2)雖然利用高介電係數材料作為元件的阻擋氧化層,但是隨著介電係數的提升會降低材料本身的能隙,而能隙的降低對於可靠度方面會有不良的影響,因此藉由對阻擋氧化層作電漿沈浸離子佈植(Plasma immersion ion implantation,PIII)之氮化處理探討元件在電性以及可靠度方面的影響。 (3)利用功函數不同的金屬材料作為元件的閘極,因為功函數的不同會造成元件能帶彎曲程度的不同,進而影響到元件的寫入以及抹除速度,對於元件的資料留存能力也會有所影響。因此,就不同功函數的金屬閘極對元件在電性及可靠度方面的影響則是這個部分的重點。

關鍵字

快閃記憶體

參考文獻


[1] W. Min-Ta, L. Hang-Ting, H. Kuang-Yeu et al., “Study of the Band-to-Band Tunneling Hot-Electron (BBHE) Programming Characteristics of p-Channel Bandgap-Engineered SONOS (BE-SONOS),” Electron Devices, IEEE Transactions on, vol. 54, no. 4, pp. 699-706, 2007.
[2] J. Sanghun, H. Jeong Hee, L. Junghoon et al., “Impact of metal work function on memory properties of charge-trap flash memory devices using fowler-nordheim P/E mode,” Electron Device Letters, IEEE, vol. 27, no. 6, pp. 486-488, 2006.
[3] S. Choi, M. Cho, H. Hwang et al., “Improved metal-oxide-nitride-oxide-silicon-type flash device with high-k dielectrics for blocking layer,” Journal of Applied Physics, vol. 94, no. 8, pp. 5408-5410, Oct, 2003.
[4] Jiankang Bu, et al., “Retention reliability enhanced SONOS NVSM with scaled programming voltage”, IEEE Aerospace Conference paper, Vol.5, P5-2383 5-2390,2001
[6] W. J. Tsai, et al., “Data retention behavior of a SONOS type two-bit storage flash memory cell”, IEEE International Electron Devices Meeting, 2001

延伸閱讀